職業(yè)院校教學用書·電子類專業(yè):數(shù)字電路(第4版)
定 價:29 元
- 作者:劉勇 ,等 著
- 出版時間:2012/2/1
- ISBN:9787121157882
- 出 版 社:電子工業(yè)出版社
- 中圖法分類:TN79
- 頁碼:252
- 紙張:膠版紙
- 版次:4
- 開本:16開
隨著國家中長期教育發(fā)展規(guī)劃的出臺,根據(jù)職業(yè)教育的特點,結合近年來數(shù)字電子技術的飛速發(fā)展,組織具有豐富教學經(jīng)驗、長期從事一線教學的教師對原教材進行了修訂,使其更加符合職業(yè)教育的規(guī)律,便于學生的學習與應用。
本教材共分為10章:數(shù)字電路基礎、集成門電路、組合邏輯電路、 觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生與變換電路、半導體存儲器、數(shù)模與模數(shù)轉換、可編程邏輯器件、實驗與實訓。
為進一步貫徹職業(yè)院校人才培養(yǎng)方針,突出實踐操作技能,為后續(xù)課程的學習乃至就業(yè)打下良好的基礎,在學習內(nèi)容的組織與安排上,以學習數(shù)字集成電路的邏輯功能與外特性為主,突出學習的科學性、應用性、實踐性,強調(diào)職業(yè)能力的培養(yǎng)。
為方便學習,《職業(yè)院校教學用書·電子類專業(yè):數(shù)字電路(第4版)》配有電子教學參考資料包。
第1章 數(shù)字電路基礎
1.1 數(shù)制與碼制
1.1.1 十進制數(shù)
1.1.2 二進制數(shù)
1.1.3 八進制數(shù)(Octal Number)和十六進制數(shù)(Hexadecimal Number)
1.1.4 進位計數(shù)制之間的轉換
1.1.5 BCD碼與可靠性代碼
1.1.6 ASCII碼
1.1.7 算術運算
1.2 邏輯代數(shù)基礎
1.2.1 基本邏輯運算
1.2.2 邏輯函數(shù)概述
1.2.3 邏輯代數(shù)基本定律與規(guī)則
1.2.4 邏輯函數(shù)標準表達式
1.2.5 邏輯函數(shù)的化簡
第2章 集成門電路
2.1 概述
2.2 TTL與非門電路
2.2.1 TTL與非門的工作原理
2.2.2 TTL與非門的電氣特性
2.2.3 TTL與非門產(chǎn)品介紹
2.2.4 其他功能TTL門電路
2.2.5 TTL門電路使用注意事項
2.3 CMOS門電路
2.3.1 CMOS反相器
2.3.2 其他CMOS門電路
2.3.3 CMOS門電路產(chǎn)品介紹
2.3.4 CMOS門電路使用注意事項
2.4 接口電路
2.4.1 TTL驅動CMOS
2.4.2 CMOS驅動TTL
2.4.3 門電路與其他電路的連接
第3章 組合邏輯電路
3.1 組合邏輯電路的分析與設計
3.1.1 組合邏輯電路分析
3.1.2 組合邏輯電路設計
3.2 常見組合邏輯電路
3.2.1 加法器
3.2.2 編碼器
3.2.3 譯碼器
3.2.4 數(shù)據(jù)選擇器與數(shù)據(jù)分配器
3.3 組合邏輯電路的競爭冒險現(xiàn)象
第4章 觸發(fā)器
4.1 基本觸發(fā)器
4.1.1 觸發(fā)器及分類
4.1.2 基本RS觸發(fā)器
4.2 同步觸發(fā)器
4.2.1 同步RS觸發(fā)器
4.2.2 同步D觸發(fā)器
4.2.3 同步JK觸發(fā)器
4.3 典型集成觸發(fā)器
4.3.1 主從觸發(fā)器
4.3.2 邊沿觸發(fā)器
4.3.3 維持阻塞觸發(fā)器
4.4 觸發(fā)器應用
4.4.1 觸發(fā)器構成分頻電路
4.4.2 觸發(fā)器構成單脈沖去抖電路
4.4.3 觸發(fā)器構成第一信號鑒別電路
4.4.4 觸發(fā)器之間的轉換
第5章 時序邏輯電路
5.1 概述
5.1.1 時序邏輯電路基本概念
5.1.2 時序邏輯電路功能描述
5.1.3 時序邏輯電路的分類
5.2 時序邏輯電路的分析
5.2.1 同步時序邏輯電路的分析方法及舉例
5.2.2 異步時序邏輯電路的分析方法及舉例
5.3 計數(shù)器
5.3.1 概述
5.3.2 同步計數(shù)器及應用
5.3.3 異步計數(shù)器及應用
5.3.4 計數(shù)器的級聯(lián)
5.4 寄存器
5.4.1 基本寄存器
5.4.2 移位寄存器
5.4.3 寄存器應用實例
第6章 脈沖波形的產(chǎn)生與變換電路
6.1 概述
6.2 555定時器
6.2.1 555電路結構
6.2.2 555定時器功能描述
6.3 單穩(wěn)態(tài)觸發(fā)器
6.3.1 555電路構成單穩(wěn)態(tài)觸發(fā)器
6.3.2 集成單穩(wěn)態(tài)觸發(fā)器
6.3.3 單穩(wěn)態(tài)電路應用
6.4 施密特觸發(fā)器
6.4.1 555電路構成施密特觸發(fā)器
6.4.2 集成施密特觸發(fā)器
6.4.3 施密特觸發(fā)器的應用
6.5 多諧振蕩器
6.5.1 555定時器構成多諧振蕩器
6.5.2 石英晶體多諧振蕩器
6.5.3 施密特觸發(fā)器組成的多諧振蕩器
6.5.4 環(huán)形振蕩器
第7章 半導體存儲器
7.1 概述
7.2 只讀存儲器
7.2.1 只讀存儲器的結構和工作原理
7.2.2 ROM的分類
7.3 隨機存取存儲器
7.3.1 RAM基本結構
7.3.2 存儲器常用芯片簡介
7.4 存儲器容量擴展
第8章 數(shù)模與模數(shù)轉換
8.1 數(shù)模轉換器(DAC)
8.1.1 基本概念
8.1.2 常見D/A轉換電路
8.1.3 集成D/A轉換器及應用
8.2. 模數(shù)轉換器(ADC)
8.2.1 A/D轉換原理
8.2.2 典型A/D轉換器
8.2.3 集成A/D轉換器及應用
第9章 可編程邏輯器件
9.1 可編程邏輯器件
9.2 可編程邏輯器件的分類、實現(xiàn)與結構
9.2.1 可編程邏輯器件的分類
9.2.2 可編程邏輯器件PLD的設計實現(xiàn)
9.2.3 PLD的基本結構
9.2.4 FPGA的結構
9.3 PAL器件結構及其應用
9.3.1 PAL器件結構
9.3.2 PAL器件舉例及應用
9.4 GAL器件結構及其應用
9.4.1 GAL器件基本類型
9.4.2 GAL器件基本結構
9.4.3 GAL器件的輸出邏輯宏單元OLMC
9.4.4 GAL器件工作模式及應用
9.5 現(xiàn)場可編程邏輯器件FPGA
9.5.1 概述
9.5.2 FPGA器件的基本結構
9.5.3 應用舉例
9.6 CPLD
9.6.1 CPLD概述
9.6.2 CPLD的基本結構
9.6.3 CPLD的設計流程
9.6.4 CPLD的常用芯片
9.7 HDL語言
9.7.1 HDL概述
9.7.2 HDL開發(fā)流程
9.7.3 Verilog HDL語言
9.7.4 VHDL
第10章 實驗與實訓
實驗1 門電路邏輯變換及功能測試
一、實驗目的
二、實驗原理
三、試驗儀器及器材
四、試驗內(nèi)容
五、試驗報告要求
實驗2 TTL門電路主要參數(shù)測試
一、實驗目的
二、實驗原理
三、試驗儀器與器材
四、試驗內(nèi)容
五、試驗報告要求
實驗3 OC門和三態(tài)門
一、實驗目的
二、實驗原理
三、試驗儀器與器材
四、試驗內(nèi)容與步驟
五、試驗報告要求
實驗4 組合邏輯電路
一、實驗目的
二、實驗原理
三、實驗儀器及器材
四、實驗內(nèi)容與步驟
五、實驗報告要求
實驗5 譯碼顯示電路
一、實驗目的
二、實驗原理
三、實驗儀器及器材
四、實驗內(nèi)容與步驟
五、實驗報告要求
實驗6 數(shù)據(jù)選擇器
一、實驗目的
二、實驗原理
三、實驗儀器及器件
四、實驗內(nèi)容
五、實驗報告要求
實驗7 觸發(fā)器邏輯功能測試
一、實驗目的
二、實驗原理
三、實驗儀器與器材
四、實驗內(nèi)容
五、實驗報告要求
實驗8 計數(shù)器
一、實驗目的
二、實驗原理
三、實驗儀器與器材
四、實驗內(nèi)容
五、實驗報告要求
實驗9 寄存器
一、實驗目的
二、實驗原理
三、實驗儀器與器材
四、實驗內(nèi)容
五、實驗報告要求
實驗10 555定時器及其應用
一、實驗目的
二、實驗原理
三、實驗儀器及器材
四、實驗內(nèi)容
五、實際報告要求
綜合實驗1 簡易4人搶答器
綜合實驗2 彩燈循環(huán)控制器
綜合實驗3 交通燈控制器
綜合實驗4 報時式數(shù)字時鐘
綜合實驗5 生理刺激反應時間測試儀
綜合實驗6 汽車尾燈控制電路
綜合實驗7 電子密碼鎖電路
實訓1 交通燈控制電路
實訓2 數(shù)字頻率計
實訓3 數(shù)字鐘電路
實訓4 8路搶答器的設計
實訓5 籃球24秒倒計時
實訓6 拔河游戲機
參考文獻