卓越工程師培養(yǎng)計劃“十二五”規(guī)劃教材:微計算機原理及應用(第3版)
定 價:45 元
當前圖書已被 2 所學校薦購過!
查看明細
- 作者:潘名蓮 ,王傳丹 ,龐曉鳳 著
- 出版時間:2013/4/1
- ISBN:9787121171116
- 出 版 社:電子工業(yè)出版社
- 中圖法分類:TP36
- 頁碼:336
- 紙張:膠版紙
- 版次:3
- 開本:16開
《卓越工程師培養(yǎng)計劃“十二五”規(guī)劃教材:微計算機原理及應用(第3版)》共8章,以得到最廣泛應用的IA-32位結(jié)構微處理器家族產(chǎn)品80x86/Pentiun和PC系列微計算機為背景,系統(tǒng)闡述了微處理器的基本工作原理、體系結(jié)構、指令系統(tǒng)、匯編語言程序設計以及主存儲器、輸入/輸出接口芯片圍繞CPU構建微計算機/微處理器系統(tǒng)的基本組成原理、應用技術和方法。?
《卓越工程師培養(yǎng)計劃“十二五”規(guī)劃教材:微計算機原理及應用(第3版)》系統(tǒng)性強,既有基本原理的闡述,又配有相應的應用實例。書中的程序都經(jīng)上機通過,硬件連接實例都取于成功的系統(tǒng)。?
《卓越工程師培養(yǎng)計劃“十二五”規(guī)劃教材:微計算機原理及應用(第3版)》可作為高等院校理工科非計算機專業(yè)相關課程的教材,也可供從事微處理器和微機應用的研究生及科技人員學習和參考。
《卓越工程師培養(yǎng)計劃“十二五”規(guī)劃教材:微計算機原理及應用(第3版)》為暢銷書(9087)修訂版! 蹲吭焦こ處熍囵B(yǎng)計劃“十二五”規(guī)劃教材:微計算機原理及應用(第3版)》特別強調(diào)工程應用,與卓越工程師人才培養(yǎng)教育計劃緊密結(jié)合。
第1章 概述
1.1 計算機的基本結(jié)構和工作原理
1.1.1 計算機的基本結(jié)構
1.1.2 計算機的工作原理
1.2 微處理器、微計算機、微處理器系統(tǒng)、片上系統(tǒng)
1.2.1 微處理器MPU
1.2.2 微計算機MC
1.2.3 微處理器系統(tǒng)MPS
1.2.4 片上系統(tǒng)SOC
1.3 微處理器的產(chǎn)生、發(fā)展及多核處理器
1.4 IA 32結(jié)構微處理器
1.5 微計算機系統(tǒng)的組成
1.5.1 硬件系統(tǒng)
1.5.2 軟件系統(tǒng)
1.5.3 微計算機系統(tǒng)結(jié)構的特殊性
1.6 微計算機基本工作原理
1.6.1 系統(tǒng)連接
1.6.2 微處理器的內(nèi)部結(jié)構
1.6.3 存儲器的內(nèi)部結(jié)構
1.6.4 簡單程序的編制和執(zhí)行過程
1.7 IA 32結(jié)構的數(shù)據(jù)類型
1.7.1 計算機中的數(shù)據(jù)
1.7.2 常用的名詞術語
1.7.3 數(shù)值型數(shù)據(jù)的表示法
1.7.4 非數(shù)值型數(shù)據(jù)的表示法
1.7.5 基本數(shù)據(jù)類型
1.8 現(xiàn)代微計算機印象
1.8.1 Pentium微計算機
1.8.2 多核處理器微計算機
1.9 用匯編語言程序C/C++開通自行設計的微處理器系統(tǒng)
習題
第2章 IA 32結(jié)構微處理器及其體系結(jié)構
2.1 微處理器的主要性能指標
2.1.8 工藝形式及其他
2.2 8086微處理器
2.2.1 8086的內(nèi)部結(jié)構
2.2.2 8086的寄存器結(jié)構
2.2.3 8086的引腳特性
2.2.4 8086的時鐘和總線周期概念
2.2.5 8086的工作模式
2.2.6 8086的總線操作時序
2.2.7 存儲器組織
2.2.8 8086 I/O端口組織
2.3 80286微處理器
2.3.1 80286的主要性能
2.3.2 80286的內(nèi)部結(jié)構
2.3.3 80286的寄存器結(jié)構
2.3.4 80286的系統(tǒng)結(jié)構
2.4 80386微處理器
2.4.1 80386的主要性能
2.4.2 80386的內(nèi)部結(jié)構
2.4.3 80386的寄存器結(jié)構
2.4.4 80386的數(shù)據(jù)處理
2.5 80486微處理器
2.6 Pentium系列微處理器
2.7 80x86/Pentium系列微處理器工作模式
2.8 64位微處理器與多核微處理器
2.8.1 64位微處理器
2.8.2 多核微處理器
習題
第3章 80x86 Pentium指令系統(tǒng)
3.1 指令的基本格式
3.2 尋址方式
3.3 指令執(zhí)行時間
3.4 8086指令系統(tǒng)
3.4.1 數(shù)據(jù)傳送Data Transfer類指令
3.4.2 算術運算Arithmatic類指令
3.4.3 邏輯運算與移位Logic and shift類指令
3.4.4 串操作String Manipulation類指令
3.4.5 控制轉(zhuǎn)移Control Jump類指令
3.4.6 處理器控制Processor Control類指令
3.5 中斷類指令
3.6 80286擴充的指令
3.6.1 對8086某些指令功能的擴充
3.6.2 通用擴充指令
3.6.3 保護模式下的新增指令
3.7 80386擴充的指令
3.7.1 對80286工作范圍擴大的指令和功能
3.7.2 實地址模式下的擴充指令
3.7.3 保護模式下的特權指令
3.8 80486擴充的指令
3.8.1 新增指令
3.8.2 管理Cache的有關指令
3.9 Pentium系列 CPU擴充的指令
習題
第4章 匯編語言程序設計
4.1 匯編語言和匯編程序
4.2 MASM宏匯編語言程序的規(guī)范
4.2.1 一個簡單的匯編語言程序
4.2.2 分段結(jié)構
4.2.3 語句的構成與規(guī)范
4.3 匯編語言偽指令
4.4 系統(tǒng)調(diào)用功能
4.4.1 DOS功能調(diào)用
4.4.2 BIOS功能調(diào)用
4.4.3 結(jié)構型偽指令
4.4.4 與宏有關的偽指令
4.5 匯編語言程序設計方法
4.6 匯編語言程序的基本結(jié)構及基本程序設計
4.6.1 程序的基本結(jié)構
4.6.2 順序結(jié)構與簡單程序設計
4.6.3 條件結(jié)構與分支程序設計
4.6.4 循環(huán)結(jié)構與循環(huán)程序設計
4.6.5 子程序設計
4.7 匯編語言與C/C++的混合編程
4.7.1 C/C++嵌入?yún)R編語言的方式
4.7.2 模塊連接方式
習題
第5章 主存儲器
5.1 半導體存儲器
5.1.1 半導體存儲器的分類
5.1.2 半導體存儲器的性能指標
5.1.3 半導體存儲器的特點
5.2 隨機存取存儲器RAM
5.2.1 靜態(tài)存儲器SRAM
5.2.2 動態(tài)存儲器DRAM
5.3 只讀存儲器ROM
5.3.1 掩模ROM
5.3.2 一次性編程ROM
5.3.3 可擦除可編程EPROM
5.3.4 電擦除可編程EPROM
5.3.5 快擦寫存儲器Flash
5.4 現(xiàn)代微計算機系統(tǒng)主存的擴充與內(nèi)存條
5.5 主存儲器系統(tǒng)設計
5.5.1 主存儲器芯片的選擇
5.5.2 計算機系統(tǒng)中存儲器的分配
5.5.3 存儲器芯片與XPU的連接
5.5.4 存儲器芯片的地址譯碼及應用
5.6 現(xiàn)代微機系統(tǒng)的內(nèi)存結(jié)構
5.6.1 分級存儲結(jié)構
5.6.2 高速緩存cache
5.6.3 虛擬存儲器與段頁結(jié)構
習題
第6章 輸入/輸出和中斷技術
6.1 微機與外設之間的輸入/輸出接口
6.1.1 接口電路中的信息
6.1.2 接口電路的組成
6.1.3 I/O端口的編址方式
6.1.4 80x86/Pentium系列微機I/O端口地址分配與地址譯碼
6.2 輸入/輸出的控制方式
6.2.1 程序控制方式
6.2.2 中斷控制方式
6.2.3 直接存儲器存取DMA控制方式
6.3 DMA控制器8237A及應用
6.3.1 8237A的內(nèi)部結(jié)構及與外部的連接
6.3.2 8237A的引腳特性
6.3.3 8237A的內(nèi)部寄存器
6.3.4 8237A的初始化編程
6.3.5 8237A應用舉例
6.4 中斷系統(tǒng)
6.4.1 中斷控制方式的優(yōu)點
6.4.2 80x86/Pentium的中斷機構
6.4.3 外部中斷
6.4.4 中斷的優(yōu)先權管理
6.5 可編程中斷控制器8259A
6.5.1 8259A的引腳特性
6.5.2 8259A的內(nèi)部結(jié)構及工作原理
6.5.3 8259A的工作方式
6.5.4 8259A的級聯(lián)
6.5.5 8259A的初始化命令字和操作命令字
6.5.6 8259A應用舉例
6.6 80×86/Pentium微計算機的中斷系統(tǒng)
6.6.1 IBM PC/XT微計算機的中斷系統(tǒng)
6.6.2 80386/80486/Pentium微計算機的中斷系統(tǒng)
6.6.3 80386/80486/Pentium微機的硬中斷控制系統(tǒng)
習題
第7章 可編程接口應用
7.1 可編程接口芯片
7.2 并行I/O接口8255A
7.2.1 8255A的基本性能
7.2.2 8255A的內(nèi)部結(jié)構
7.2.3 8255A的引腳特性及其與
外部的連接
7.2.4 8255A的控制字
7.2.5 8255A的工作方式
7.2.6 8255A應用舉例
7.3 串行通信接口
7.3.1 串行接口及串行通信協(xié)議
7.3.2 串行通信的物理標準
7.3.3 可編程串行異步通信接口
7.3.4 8250的初始化編程
7.3.5 8250應用舉例
7.4 可編程定時器/計數(shù)器
7.4.1 8253的基本功能及用途
7.4.2 8253的內(nèi)部結(jié)構及工作原理
7.4.3 8253的引腳特性及其與
外部的連接
7.4.4 8253的控制字
7.4.5 8253的工作方式
7.4.6 8253初始化編程
7.4.7 8253應用舉例
7.4.8 8253、8255的綜合應用
7.5 模擬量輸入/輸出接口
7.5.1 A/D、D/A接口簡介
7.5.2 DAC及其接口技術
7.5.3 ADC及其接口技術
7.5.4 A/D和D/A接口的綜合應用
習題
第8章 微計算機擴展與應用
8.1 微計算機功能擴展及總線標準
8.1.1 微計算機功能擴展
8.1.2 總線標準
8.1.3 ISA總線
8.1.4 PCI總線
8.1.5 USB總線
8.1.6 AGP總線
8.2 微計算機體系結(jié)構實例
8.2.1 IBM PC/XT 微型計算機
8.2.2 Pentium系列微計算機
8.2.3 多核微計算機
8.3 微處理器在測控系統(tǒng)中的應用
8.4 微機及微處理器在數(shù)控機床中的應用
8.5 微處理器及微機在計算機網(wǎng)絡中的應用
8.6 SoC在手機中的應用
習題
附錄A8086/8088指令系統(tǒng)一覽表
附錄BMASM偽指令一覽表
附錄C中斷向量地址一覽表
附錄DDOS功能調(diào)用INT 21H
附錄EBIOS中斷調(diào)用
附錄FIMB PC ASCII碼字符表
附錄GMASM 宏匯編程序出錯信息
附錄H調(diào)試程序DEBUG的主要命令
附錄I80x86/pentium匯編語言程序
上機調(diào)試過程
參考文獻
"