數(shù)字電路設(shè)計(jì)實(shí)驗(yàn)
定 價(jià):39 元
- 作者: 李滔 編
- 出版時(shí)間:2021/3/1
- ISBN:9787561276877
- 出 版 社:西北工業(yè)大學(xué)出版社
- 中圖法分類:TN79
- 頁(yè)碼:139
- 紙張:
- 版次:1
- 開(kāi)本:16開(kāi)
本書(shū)根據(jù)學(xué)生的知識(shí)認(rèn)知規(guī)律,圍繞FPGA技術(shù)學(xué)習(xí)的完整流程展開(kāi),其內(nèi)容涵蓋FPGA技術(shù)概述、VHDL語(yǔ)言基本知識(shí)、FDGA開(kāi)發(fā)軟件環(huán)境、基礎(chǔ)實(shí)驗(yàn)部分、綜合實(shí)驗(yàn)部分,以及FPGA開(kāi)發(fā)板結(jié)構(gòu)與基本參數(shù)等。本書(shū)強(qiáng)調(diào)設(shè)計(jì)方案的可觀測(cè)性、貫徹代碼的可擴(kuò)展性與可重用性等設(shè)計(jì)要求,通過(guò)對(duì)系統(tǒng)設(shè)計(jì)中出現(xiàn)問(wèn)題的細(xì)致觀察與分析來(lái)尋找解決方案,以培養(yǎng)學(xué)生形成自頂向下的現(xiàn)代設(shè)計(jì)理念,以及細(xì)致扎買(mǎi)的工作作風(fēng)。
本書(shū)可作為高等院校電子信息類及相關(guān)專業(yè)本科生的教材,也可供科研人員參考。
“數(shù)字電路設(shè)計(jì)實(shí)驗(yàn)”是根據(jù)電子信息類專業(yè)教學(xué)培養(yǎng)方案,學(xué)生在先后學(xué)習(xí)了電路基礎(chǔ)、低頻模擬電路、高頻電路、數(shù)字電路及信號(hào)與系統(tǒng)等專業(yè)課程,并完成與之對(duì)應(yīng)的相關(guān)基礎(chǔ)實(shí)驗(yàn)后開(kāi)設(shè)的綜合性實(shí)驗(yàn)課程。在本科教育培養(yǎng)體系中“數(shù)字電路設(shè)計(jì)實(shí)驗(yàn)”是促進(jìn)學(xué)生實(shí)現(xiàn)知識(shí)學(xué)習(xí)階段理論與實(shí)踐相結(jié)合的重要環(huán)節(jié),是教學(xué)過(guò)程中提高學(xué)生動(dòng)手能力和培養(yǎng)創(chuàng)造性思維的有力保障。數(shù)字電路設(shè)計(jì)實(shí)驗(yàn)強(qiáng)調(diào)學(xué)生合理運(yùn)用上述課程所講授的理論知識(shí),能夠根據(jù)實(shí)驗(yàn)課題對(duì)電子系統(tǒng)的性能設(shè)計(jì)要求,通過(guò)課堂講授與課下自學(xué)相結(jié)合,主動(dòng)查閱相關(guān)技術(shù)資料以完成系統(tǒng)方案設(shè)計(jì),并通過(guò)系統(tǒng)調(diào)試和性能分析加以修改與完善,在實(shí)驗(yàn)過(guò)程中注重學(xué)生工程實(shí)踐能力養(yǎng)成。“數(shù)字電路設(shè)計(jì)實(shí)驗(yàn)”課程的開(kāi)設(shè)將起到完善知識(shí)結(jié)構(gòu)的承前啟后作用,并充分促進(jìn)學(xué)生自學(xué)能力提高。本書(shū)配合電子信息類專業(yè)學(xué)生的理論知識(shí)教學(xué)編寫(xiě)了相關(guān)的試驗(yàn)內(nèi)容,包括基礎(chǔ)類驗(yàn)證試驗(yàn),提高設(shè)計(jì)類試驗(yàn)等內(nèi)容。目的在于將電子技術(shù)理論教學(xué)與實(shí)驗(yàn)環(huán)節(jié)有機(jī)融合,加深學(xué)生對(duì)基礎(chǔ)理論知識(shí)的理解,加強(qiáng)學(xué)生基本設(shè)計(jì)能力和實(shí)踐能力的訓(xùn)練,全面提高學(xué)生的理論水平和實(shí)驗(yàn)實(shí)踐綜合能力。
第l章 FPGA技術(shù)概述
1.1 可編程邏輯器件與EDA技術(shù)
1.2 FPGA器件基本結(jié)構(gòu)
第2章 VHDL語(yǔ)言基本知識(shí)
2.1 關(guān)于VHDL
2.2 VHDL語(yǔ)言數(shù)據(jù)類型與運(yùn)算符
2.3 VHDL語(yǔ)言基礎(chǔ)
第3章 FPGA開(kāi)發(fā)軟件環(huán)境
3.1 QuartusⅡ簡(jiǎn)介
3.2 QuartusⅡ使用方法入門(mén)
3.3 FPGA系統(tǒng)設(shè)計(jì)基本方法與原則
第4章 基礎(chǔ)實(shí)驗(yàn)部分
4.1 利用原理圖輸入方法的計(jì)數(shù)、譯碼電路設(shè)計(jì)
4.2 利用VHDL語(yǔ)言實(shí)現(xiàn)半加器與全加器
4.3 基于VHDL的乘法器電路設(shè)計(jì)
4.4 基于FPGA的拔河電路設(shè)計(jì)與實(shí)現(xiàn)
第5章 綜合實(shí)驗(yàn)部分
5.1 交通燈控制器
5.2 基于壓控振蕩器的模擬電壓測(cè)量電路
5.3 基于FPGA的數(shù)字時(shí)鐘設(shè)計(jì)應(yīng)用
5.4 基于DDS原理的信號(hào)發(fā)生器設(shè)計(jì)
第6章 FPGA開(kāi)發(fā)板結(jié)構(gòu)與基本參數(shù)
6.1 DEO—CV開(kāi)發(fā)板簡(jiǎn)介
6.2 DEO—CV開(kāi)發(fā)板使用方法
6.3 開(kāi)發(fā)板板載資源
后記
參考文獻(xiàn)