本書(shū)通過(guò)對(duì)片上多核技術(shù)在由高端計(jì)算機(jī)系統(tǒng)轉(zhuǎn)為嵌入式系統(tǒng)的發(fā)展過(guò)程進(jìn)行分析,同時(shí)結(jié)合其出現(xiàn)的例如嵌入式多核依賴的加劇、共享緩存沖突和總線爭(zhēng)用導(dǎo)致硬實(shí)時(shí)任務(wù)最壞情況下的執(zhí)行時(shí)間定時(shí)分析,以及對(duì)依賴其最壞的執(zhí)行路徑和其他合作任務(wù)所用共享資源的沖突等問(wèn)題進(jìn)行分析,緊扣嵌入式多核系統(tǒng)共享資源沖突延遲分析和能耗優(yōu)化方法,深入探究其原理并提出優(yōu)化模型和方法,為嵌入式多核共享資源分配、節(jié)能優(yōu)化等相關(guān)領(lǐng)域研究人員和從業(yè)人員提供參考,非常適合該領(lǐng)域相關(guān)人員閱讀!
第1章 多核共享資源沖突與能耗優(yōu)化概述
第1節(jié) 多核技術(shù)的嵌入式應(yīng)用
第2節(jié) 多核共享資源沖突
第3節(jié) 典型的多核共享資源能耗優(yōu)化方法
第2章 多核共享資源沖突分析與能耗評(píng)測(cè)工具
第1節(jié) 共享資源沖突延時(shí)分析工具
第2節(jié) 能耗分析與評(píng)測(cè)工具
第3章 多核共享資源沖突延遲分析
第1節(jié) 多核IABA總線沖突延遲分析
第2節(jié) 多核共享緩存沖突延遲分析
第4章 基于局部頻繁值的能耗優(yōu)化方法
第1節(jié) 多核總線能耗優(yōu)化概述
第2節(jié) 嵌入式多核結(jié)構(gòu)與總線能耗模型
第3節(jié) DMFI總線節(jié)能方法的設(shè)計(jì)與實(shí)現(xiàn)
第4節(jié) 實(shí)驗(yàn)及結(jié)果分析
第5章 支持低延遲高性能的實(shí)時(shí)總線能耗優(yōu)化方法
第1節(jié) 實(shí)時(shí)總線能耗優(yōu)化概述
第2節(jié) 實(shí)時(shí)系統(tǒng)模型構(gòu)建
第3節(jié) 低延遲高性能實(shí)時(shí)總線節(jié)能優(yōu)化目標(biāo)
第4節(jié) LDWQ方法的設(shè)計(jì)
第5節(jié) 實(shí)驗(yàn)及結(jié)果分析
第6章 基于混合頻繁值緩存和多編碼的總線節(jié)能方法
第1節(jié) 受耦合電容影響的總線節(jié)能概述
第2節(jié) 嵌入式多核結(jié)構(gòu)與總線能耗模型
第3節(jié) HFVCMC總線節(jié)能方法設(shè)計(jì)與實(shí)現(xiàn)
第4節(jié) 實(shí)驗(yàn)及結(jié)果分析
參考文獻(xiàn)