定 價:39.5 元
叢書名:高等學校計算機基礎(chǔ)教育教材精選 “十二五”普通高等教育本科國家級規(guī)劃教材 普通高等教育精品教材
- 作者:李繼燦主編
- 出版時間:2015/7/1
- ISBN:9787302402336
- 出 版 社:清華大學出版社
- 中圖法分類:TP303
- 頁碼:326
- 紙張:膠版紙
- 版次:3
- 開本:16K
《計算機硬件技術(shù)基礎(chǔ)(第3版)/高等學校計算機基礎(chǔ)教育教材精選》以當前國內(nèi)外廣泛使用的16/32/64位微處理器為背景,追蹤主流系列高性能微型計算機的技術(shù)發(fā)展方向,抓住關(guān)鍵技術(shù)發(fā)展的主線,全面、系統(tǒng)、深入地討論了計算機的基礎(chǔ)知識、微處理器系統(tǒng)結(jié)構(gòu)與技術(shù)、指令系統(tǒng)與匯編語言程序設(shè)計、存儲器系統(tǒng)、浮點部件、輸入輸出與中斷技術(shù)、可編程接口芯片、微機硬件新技術(shù)、多媒體外部設(shè)備及接口卡,最后討論了正在快速發(fā)展和廣泛使用的多核計算機。書中還介紹了廣為關(guān)注的x86與ARM兩大微處理器架構(gòu)在個人計算機與移動計算技術(shù)中的市場新格局,以及嵌入式計算機系統(tǒng)基礎(chǔ)知識與多媒體技術(shù)基礎(chǔ)等內(nèi)容。
本書定位準確,結(jié)構(gòu)新穎,內(nèi)容先進,實用性強,便于教學和自學,適合作為高等學校非計算機專業(yè)的教材和成人高等教育的培訓(xùn)教材、自學讀本,也可作為廣大科技工作者和從事計算機基礎(chǔ)教學研究的人員的參考書。
計算機硬件技術(shù)基礎(chǔ)(第3版)第1章計算機的基礎(chǔ)知識1
1.1計算機發(fā)展概述1
1.1.1計算機的發(fā)展簡史1
1.1.2計算機的主要應(yīng)用2
1.2微型計算機概述4
1.2.1微型計算機的發(fā)展階段4
1.2.2微處理器的發(fā)展6
1.2.3影響計算機性能設(shè)計的因素8
1.3微型計算機系統(tǒng)的組成11
1.4微機硬件系統(tǒng)結(jié)構(gòu)基礎(chǔ)12
1.4.1總線結(jié)構(gòu)簡介13
1.4.2微處理器模型的組成15
1.4.3存儲器概述17
1.4.4輸入輸出(I/O)接口簡介19
1.5微機的工作原理與程序執(zhí)行過程19
1.6計算機的運算基礎(chǔ)25
1.6.1二進制數(shù)的運算25
1.6.2數(shù)制轉(zhuǎn)換綜合表示法29
1.6.3二進制編碼(代碼)30
1.6.4數(shù)的定點與浮點表示32
1.6.5帶符號數(shù)的表示法34
1.6.6補碼的加減法運算36
1.6.7溢出及其判斷方法37
本章小結(jié)38
習題139第2章微處理器系統(tǒng)結(jié)構(gòu)與技術(shù)41
2.1CISC與RISC技術(shù)42
2.1.1CISC與RISC簡介42
2.1.2CISC與RISC技術(shù)的交替發(fā)展與融合43
2.1.3ARM引領(lǐng)的移動計算時代44計算機硬件技術(shù)基礎(chǔ)(第3版)目錄2.1.4x86與ARM發(fā)展中的市場新格局45
2.28086/8088微處理器46
2.2.18086/8088 CPU的內(nèi)部功能結(jié)構(gòu)46
2.2.28086/8088的編程結(jié)構(gòu)47
2.2.3總線周期的概念51
2.2.48086/8088微處理器的引腳信號與功能52
2.38086/8088系統(tǒng)的工作模式54
2.3.1最小模式操作54
2.3.2最大模式操作57
2.48086/8088的存儲器及I/O組織59
2.4.1存儲器組織59
2.4.2存儲器的分段60
2.4.3實際地址和邏輯地址61
2.4.4堆棧62
2.4.5“段加偏移”尋址機制允許重定位63
2.4.6I/O組織63
2.580x86微處理器63
2.5.180286微處理器63
2.5.280386微處理器65
2.5.380486微處理器67
2.6Pentium微處理器68
2.6.1Pentium的體系結(jié)構(gòu)68
2.6.2Pentium體系結(jié)構(gòu)的技術(shù)特點69
2.7Pentium系列微處理器及相關(guān)技術(shù)的發(fā)展71
2.7.1Pentium Ⅱ微處理器71
2.7.2Pentium Ⅲ微處理器72
2.7.3Pentium 4微處理器簡介73
2.7.4CPU的主要性能指標76
2.8嵌入式計算機系統(tǒng)的應(yīng)用與發(fā)展78
2.8.1嵌入式計算機系統(tǒng)概述78
2.8.2嵌入式計算機體系結(jié)構(gòu)的發(fā)展80
本章小結(jié)82
習題283第3章微處理器的指令系統(tǒng)86
3.18086/8088的尋址方式86
3.1.1數(shù)據(jù)尋址方式86
3.1.2程序存儲器尋址方式92
3.1.3堆棧存儲器尋址方式92
3.1.4其他尋址方式93
3.2數(shù)據(jù)傳送類指令93
3.2.1通用數(shù)據(jù)傳送指令93
3.2.2目標地址傳送指令97
3.2.3標志位傳送指令99
3.2.4I/O數(shù)據(jù)傳送指令99
3.3算術(shù)運算類指令101
3.3.1加法指令101
3.3.2減法指令104
3.3.3乘法指令106
3.3.4除法指令108
3.3.5十進制調(diào)整指令109
3.4邏輯運算和移位循環(huán)類指令112
3.4.1邏輯運算指令112
3.4.2移位指令與循環(huán)移位指令112
3.5串操作類指令113
3.5.1MOVS目標串,源串114
3.5.2CMPS目標串,源串115
3.5.3SCAS目標串115
3.5.4LODS源串116
3.5.5STOS目標串116
3.6程序控制類指令117
3.6.1無條件轉(zhuǎn)移指令117
3.6.2條件轉(zhuǎn)移指令120
3.6.3循環(huán)控制指令122
3.6.4中斷指令123
3.7處理器控制類指令124
3.7.1對標志位操作指令124
3.7.2同步控制指令124
3.7.3其他控制指令125
本章小結(jié)126
習題3127第4章匯編語言程序設(shè)計131
4.1程序設(shè)計語言概述131
4.28086/8088匯編源程序132
4.2.18086/8088匯編源程序?qū)嵗?32
4.2.28086/8088匯編語言語句的類型及格式133
4.38086/8088匯編語言的數(shù)據(jù)項與表達式135
4.3.1常量135
4.3.2變量135
4.3.3標號136
4.3.4表達式和運算符136
4.48086/8088匯編語言的偽指令139
4.4.1數(shù)據(jù)定義偽指令139
4.4.2符號定義偽指令142
4.4.3段定義偽指令143
4.4.4過程定義偽指令146
4.58086/8088匯編語言程序設(shè)計基本方法146
4.5.1順序結(jié)構(gòu)程序146
4.5.2分支結(jié)構(gòu)程序149
4.5.3循環(huán)結(jié)構(gòu)程序150
本章小結(jié)153
習題4153第5章存儲器系統(tǒng)158
5.1存儲器的分類與組成158
5.1.1半導(dǎo)體存儲器的分類158
5.1.2半導(dǎo)體存儲器的組成159
5.2隨機存取存儲器161
5.2.1靜態(tài)隨機存取存儲器161
5.2.2動態(tài)隨機存取存儲器165
5.3只讀存儲器167
5.3.1只讀存儲器存儲信息的原理和組成167
5.3.2只讀存儲器的分類168
5.3.3常用ROM芯片舉例169
5.4存儲器的擴充及其與CPU的連接171
5.4.1存儲器芯片的擴充技術(shù)171
5.4.2存儲器與CPU的連接173
5.5內(nèi)存的技術(shù)發(fā)展176
5.6外部存儲器181
5.6.1硬盤181
5.6.2硬盤的接口182
5.6.3硬盤的主要參數(shù)183
5.7光盤驅(qū)動器184
5.7.1光驅(qū)的分類184
5.7.2光驅(qū)的倍速184
5.7.3DVD光盤的類型185
5.8存儲器系統(tǒng)的分層結(jié)構(gòu)187
本章小結(jié)188
習題5189第6章浮點部件191
6.180x86微處理器的浮點部件概述191
6.1.1iAPx86/88系統(tǒng)中的協(xié)處理器191
6.1.280387/80486系統(tǒng)中的浮點部件193
6.2Pentium微處理器的浮點部件194
本章小結(jié)196
習題6196第7章輸入輸出與中斷技術(shù)197
7.1輸入輸出接口概述197
7.1.1CPU與外設(shè)間的連接197
7.1.2接口電路的基本結(jié)構(gòu)198
7.2CPU與外設(shè)數(shù)據(jù)傳送的方式199
7.2.1程序傳送199
7.2.2中斷傳送205
7.2.3直接存儲器存取傳送206
7.3中斷技術(shù)207
7.3.1中斷概述207
7.3.2中斷源的中斷過程208
7.48086/8088的中斷系統(tǒng)和中斷處理211
7.4.18086/8088的中斷系統(tǒng)211
7.4.28086/8088的中斷處理過程217
7.4.3中斷響應(yīng)時序220
7.5中斷控制器8259A221
7.5.18259A的引腳與功能結(jié)構(gòu)221
7.5.28259A內(nèi)部結(jié)構(gòu)框圖和中斷工作過程222
7.5.38259A的工作方式225
7.5.48259A的控制字格式228
7.5.58259A應(yīng)用舉例233
本章小結(jié)234
習題7235第8章可編程接口芯片237
8.1接口的分類及功能237
8.2可編程計數(shù)器/定時器82535238
8.2.182535的引腳與功能結(jié)構(gòu)238
8.2.282535的內(nèi)部結(jié)構(gòu)和尋址方式239
8.2.382535的工作方式及時序關(guān)系240
8.2.482535應(yīng)用舉例243
8.3可編程并行通信接口芯片8255A244
8.3.18255A芯片引腳定義與功能244
8.3.28255A尋址方式247
8.3.38255A的控制字247
8.3.48255A的工作方式249
8.3.58255A的時序關(guān)系255
8.3.68255A的應(yīng)用舉例257
8.4可編程串行異步通信接口芯片8250259
8.4.1串行異步通信規(guī)程259
8.4.28250芯片引腳定義與功能260
8.4.38250芯片的內(nèi)部結(jié)構(gòu)和尋址方式261
8.4.48250內(nèi)部控制狀態(tài)寄存器的功能及其工作過程263
8.4.58250通信編程267
8.5數(shù)/模與模/數(shù)轉(zhuǎn)換接口芯片269
8.5.1DAC 0832數(shù)/模轉(zhuǎn)換器270
8.5.2ADC 0809模/數(shù)轉(zhuǎn)換器274
本章小結(jié)280
習題8280第9章微機硬件新技術(shù)283
9.1CPU新技術(shù)概述283
9.1.1超線程技術(shù)283
9.1.264位技術(shù)284
9.1.3“整合”技術(shù)285
9.1.4雙核及多核技術(shù)286
9.1.5CPU指令集及其擴展288
9.2主板290
9.2.1主板芯片組概述291
9.2.2主板芯片組舉例291
9.2.3主板上的I/O接口293
9.3擴展總線應(yīng)用技術(shù)296
本章小結(jié)298
習題9298第10章多媒體外部設(shè)備及接口卡299
10.1輸入設(shè)備299
10.1.1字符輸入設(shè)備——鍵盤299
10.1.2圖形輸入設(shè)備300
10.1.3圖像輸入設(shè)備302
10.1.4智能輸入裝置304
10.2圖形/圖像輸出設(shè)備306
10.2.1顯示器306
10.2.2打印機308
10.3輸入輸出復(fù)合設(shè)備309
10.4顯卡310
10.4.1顯卡內(nèi)部結(jié)構(gòu)310
10.4.2顯卡的性能參數(shù)311
10.5聲卡311
本章小結(jié)312
習題10313第11章多核計算機314
11.1多核概述314
11.2發(fā)展多核的途徑和主要考慮因素315
11.3多核處理器的體系結(jié)構(gòu)316
11.4多核處理器的組織結(jié)構(gòu)317
11.5Intel x86多核產(chǎn)品簡介318
11.6多核的一些問題320
本章小結(jié)322
習題11323附錄A軟件調(diào)試技術(shù)324
A1調(diào)試軟件DEBUG324
A2軟件調(diào)試基本方法326參考文獻327