數(shù)字電路與系統(tǒng)設計基礎(第2版)
定 價:48 元
- 作者:黃正瑾 主編,李文淵 等編
- 出版時間:2014/8/1
- ISBN:9787040405835
- 出 版 社:高等教育出版社
- 中圖法分類:TN431.2
- 頁碼:513
- 紙張:膠版紙
- 版次:2
- 開本:16開
由黃正瑾編*的《數(shù)字電路與系統(tǒng)設計基礎(第2 版教育部高等學校電子電氣基礎課程教學指導分委員 會推薦教材)》是教育部面向21世紀課程教材《計算 機結構與邏輯設計》的第二版。
本書保持**版以計算機組成方框為線索介紹數(shù) 字技術的基本原理和用數(shù)字功能模塊構建數(shù)字系統(tǒng)的 方法與理念的結構。其特色是以設計為綱,以系統(tǒng)設 計為中心,突出現(xiàn)代設計方法。例如除介紹傳統(tǒng)的分 析設計方法外,增添了用模塊結合算法實現(xiàn)組合邏輯 電路,按算法流程圖或AsM圖并以模塊為中心實現(xiàn)時 序邏輯電路,以及用存儲器配合微程序方法設計控制 器等。還增加了關于SCFL高速器件的介紹。各章內容 的編排與格式也有所創(chuàng)新。
本書可作為高等學校電氣類、電子信息類、自動 化類等專業(yè)“數(shù)字電子技術”類課程64學時(不含第9 章)或80~96學時(含第9章)的教材,或作為“數(shù)字電 子技術”、“數(shù)字系統(tǒng)課程設計”兩門課程的合用教 材,也可供相關學科的工程技術人員參考。
黃正瑾,1942年出生于江蘇揚州,現(xiàn)為東南大學教授。曾長期教授數(shù)字電路、電子系統(tǒng)設計、EDA及相關實踐課程,并主持東南大學的大學生電子設計競賽培訓及大學生課外創(chuàng)新活動。 黃教授1965年畢業(yè)于南京工學院無線電工程系,曾任大學生電子設計競賽全國專家組專家,江蘇省專家組組長。主要*作有:《計算機結構與邏輯設計》、《在系統(tǒng)編程技術及其應用》(第二版獲2001年教育部2等獎)、《CPLD電路設計技術入門到應用》、《大學生電子設計競賽賽題解析》等。
第0章 緒論
0.1 數(shù)字信號與數(shù)字電路
0.1.1 數(shù)字信號的特點
0.1.2 數(shù)字信號的優(yōu)點
0.2 數(shù)字系統(tǒng)的實現(xiàn)方法
0.2.1 全硬件實現(xiàn)
0.2.2 程序+存儲器的實現(xiàn)方法
0.3 計算機的基本結構與運行方式
0.3.1 計算機的基本結構
0.3.2 計算機的運行方式
*0.4 數(shù)字系統(tǒng)設計實例
0.5 本書的主要內容與學習方法
總結
習題
第1章 數(shù)字系統(tǒng)中的數(shù)制和碼制
1.1 數(shù)字系統(tǒng)中的數(shù)制
1.1.1 十進制
1.1.2 R進制
1.1.3 二進制
1.1.4 二進制的優(yōu)點
1.1.5 數(shù)制間的轉換
1.1.6 八進制與十六進制
1.2 數(shù)字系統(tǒng)中數(shù)的表示方法與格式
1.2.1 碼的概念(二進制碼與循環(huán)碼)
1.2.2 實數(shù)在數(shù)字系統(tǒng)中的表示方法
*1.2.3 定點數(shù)與浮點數(shù)
1.2.4 十進制數(shù)的表示方法
*1.3 非數(shù)值數(shù)據(jù)在數(shù)字系統(tǒng)中的表示方法
總結
習題
第2章 邏輯函數(shù)與門網(wǎng)絡
2.1 邏輯代數(shù)的基本知識
2.1.1 逐輯代數(shù)的基本運算
2.1.2 邏輯代數(shù)的基本定律
2.1.3 邏輯代數(shù)的基本規(guī)則
2.1.4 邏輯代數(shù)的常用公式
2.1.5 邏輯運算的完備集
2.2 邏輯函數(shù)及其描述方法
2.2.1 邏輯表達式
2.2.2 邏輯圖
2.2.3 真值表
2.2.4 卡諾圖
2.2.5 標準表達式
*2.2.6 最大項和標準或一與表達式
2.2.7 非完全定義邏輯函數(shù)的描述
2.3 門電路的基本知識
2.3.1 正邏輯與負邏輯
2.3.2 非門的電路模型
2.3.3 其他門電路
2.3.4 門電路的主要技術要求
2.3.5 互補輸出結構與開路門、三態(tài)門
2.3.6 數(shù)字信號的傳送與傳輸門(TG)
2.3.7 集成門電路的外部封裝
2.4 邏輯函數(shù)的簡化
2.4.1 邏輯簡化的意義與標準
2.4.2 公式法簡化
2.4.3 卡諾圖法簡化
*2.4.4 計算機輔助邏輯簡化
2.5 組合邏輯電路
2.5.1 組合邏輯電路的定義與特點
2.5.2 組合邏輯電路的分析
2.5.3 用混合邏輯電路圖的方法描述組合邏輯電路
2.5.4 組合邏輯電路的語言描述
2.5.5 幾種常用的組合邏輯模塊
2.6 組合邏輯電路的設計
2.6.1 根據(jù)真值表設計
2.6.2 使用模塊根據(jù)算法設計
2.6.3 用存儲器與可編程邏輯器件實現(xiàn)組合邏輯電路
2.7 電子設計自動化與邏輯模擬
*2.7.1 電子設計自動化(EDA)概述
2.7.2 邏輯模擬
2.8 組合邏輯電路的競爭與險象
2.8.1 產(chǎn)生險象的原因
2.8.2 消除險象的方法
*2.9 組合邏輯電路設計實例
總結
習題
第3章 時序邏輯電路
3.1 觸發(fā)器的原理與應用
3.1.1 基本SR觸發(fā)器
3.1.2 鎖存器
3.1.3 觸發(fā)器的無競態(tài)觸發(fā)方式
3.1.4 帶直接清除端的觸發(fā)器
3.1.5 觸發(fā)器的應用
3.2 時序邏輯電路的基本結構與描述方法
3.2.1 時序邏輯電路的基本結構與行為特征
3.2.2 時序邏輯電路的描述方法
3.3 時序邏輯電路的分析方法
3.3.1 傳統(tǒng)的時序邏輯電路分析方法
3.3.2 以集成計數(shù)器為核心的時序邏輯電路的分析方法
3.3.3 以集成移位寄存器為核心的時序邏輯電路的分析方法
3.3.4 以集成寄存器(鎖存器)為核心的時序邏輯電路分析
3.3.5 異步時序邏輯電路的分析
3.3.6 時序邏輯電路的延時分析
3.4 時序邏輯電路的設計方法
3.4.1 傳統(tǒng)的時序邏輯電路設計方法
3.4.2 采用MSI時序邏輯功能模塊設計
3.4.3 時序邏輯電路的其他設計方法
*3.5 時序邏輯電路設計實例
總結
習題
第4章 可編程邏輯器件
4.1 專用集成電路
4.1.1 掩模設計
4.1.2 編程設計
4.2 可編程邏輯器件的電路結構
4.2.1 簡單可編程邏輯器件(SPLD)
4.2.2 復雜可編程邏輯器件(CPLD)
4.2.3 現(xiàn)場可編程門陣列(FPGA)
4.2.4 CPLD與FPGA的性能比較
4.3 可編程邏輯器件的使用
4.3.1 PLD的設計流程
4.3.2 開發(fā)軟件使用方法
4.4 VHDL語言
4.4.1 概述
4.4.2 程序包
4.4.3 實體
4.4.4 結構體
*4.5 可編程片上系統(tǒng)(SoPC)
……
第5章 算術邏輯運算電路
第6章 存儲器
第7章 終端、總線和接口
第8章 數(shù)字系統(tǒng)與控制器設計
第9章 數(shù)字集成邏輯電路及其應用
附錄一
附錄二
附錄三
參考文獻