本書是基于PROTEUS8.15版軟件撰寫的。本書以實(shí)際操作過程為主線,通過豐富的實(shí)例講解,系統(tǒng)介紹PROTEUS軟件的使用方法。本書共16章,內(nèi)容包括PROTEUS軟件概述、PROTEUSISIS原理圖設(shè)計(jì)、PROTEUSVSM的分析設(shè)置、音頻功率放大器設(shè)計(jì)實(shí)例、數(shù)字電路設(shè)計(jì)實(shí)例、單片機(jī)應(yīng)用設(shè)計(jì)實(shí)例、微處理器應(yīng)用設(shè)計(jì)實(shí)例、DSP應(yīng)用設(shè)計(jì)實(shí)例、基于PROTEUS的Arduino可視化設(shè)計(jì)、基于PROTEUS的IoT設(shè)計(jì)、PCB設(shè)計(jì)簡介、創(chuàng)建元器件、元器件封裝的制作、PCB設(shè)計(jì)參數(shù)設(shè)置、PCB布局
本書以2024年正式發(fā)布的全新AltiumDesigner24電子設(shè)計(jì)工具為基礎(chǔ),全面兼容AltiumDesigner23、22、21等各版本。全書包括15章,系統(tǒng)地介紹了AltiumDesigner24全新功能、AltiumDesigner24軟件及電子設(shè)計(jì)概述、工程的組成及完整工程的創(chuàng)建、元件庫開發(fā)環(huán)境及設(shè)計(jì)、原理圖開發(fā)環(huán)境及設(shè)計(jì)、PCB庫開發(fā)環(huán)境及設(shè)計(jì)、PCB設(shè)計(jì)開發(fā)環(huán)境及快捷鍵、流程化設(shè)計(jì)(PCB前期處理、PCB布局、PCB布線)、PCB的DRC與生產(chǎn)輸出、AltiumDesigner高
本書以2023年正式發(fā)布的全新嘉立創(chuàng)EDA專業(yè)版(版本為V2.1.30)為基礎(chǔ)進(jìn)行介紹,全面兼容嘉立創(chuàng)EDA各個(gè)版本。全書共13章,包括嘉立創(chuàng)EDA專業(yè)版及電子設(shè)計(jì)概述、工程的組成及完整工程的創(chuàng)建、元件庫開發(fā)環(huán)境及設(shè)計(jì)、PCB庫開發(fā)環(huán)境及設(shè)計(jì)、原理圖開發(fā)環(huán)境及設(shè)計(jì)、PCB設(shè)計(jì)開發(fā)環(huán)境及快捷鍵、流程化設(shè)計(jì)(PCB前期處理、PCB布局、PCB布線)、PCB的DRC與生產(chǎn)輸出、嘉立創(chuàng)EDA專業(yè)版高級設(shè)計(jì)技巧及應(yīng)用、2層最小系統(tǒng)板的設(shè)計(jì)、4層梁山派開發(fā)板的PCB設(shè)計(jì)等內(nèi)容。本書以實(shí)戰(zhàn)的方式進(jìn)行介紹,實(shí)例
《EDA技術(shù)與設(shè)計(jì)(第2版)》教材從教學(xué)的角度出發(fā),盡可能將有關(guān)EDA技術(shù)的內(nèi)容編入書中。為此,本書結(jié)合模擬電路和數(shù)字電路,系統(tǒng)地介紹了四種常用EDA工具軟件:Multisim、PSpice、QuartusPrime、Vivado,以及兩類硬件描述語言:VHDL、VerilogHDL,并將現(xiàn)代電子設(shè)計(jì)的新思想和新方法貫穿其中。全書共9章,主要內(nèi)容包括:Multisim軟件基本應(yīng)用、常用模擬電路Multisim設(shè)計(jì)與仿真、PSpice軟件基本應(yīng)用、模擬系統(tǒng)PSpice設(shè)計(jì)與仿真、QuartusPr
"《EDA技術(shù)與VerilogHDL(第4版)》系統(tǒng)地介紹了EDA技術(shù)和VerilogHDL硬件描述語言,將VerilogHDL的基礎(chǔ)知識、編程技巧和實(shí)用方法與實(shí)際工程開發(fā)技術(shù)在Quartus/Vivado上很好地結(jié)合起來,使讀者通過《EDA技術(shù)與VerilogHDL(第4版)》的學(xué)習(xí)能迅速了解并掌握EDA技術(shù)的基本理論和工程開發(fā)實(shí)用技術(shù),為后續(xù)的深入學(xué)習(xí)和發(fā)展打下堅(jiān)實(shí)的理論與實(shí)踐基礎(chǔ)。依據(jù)高校課堂教學(xué)和實(shí)驗(yàn)操作的規(guī)律與要求,并以提高學(xué)生的實(shí)際工程設(shè)計(jì)能力和自主創(chuàng)新能力為目的,合理編排全書內(nèi)容。
"《EDA技術(shù)與VHDL(第6版)》系統(tǒng)地介紹了EDA技術(shù)和VHDL硬件描述語言,將VHDL的基礎(chǔ)知識、編程技巧和實(shí)用方法與實(shí)際工程開發(fā)技術(shù)在Quartus/Vivado上很好地結(jié)合起來,使讀者通過《EDA技術(shù)與VHDL(第6版)》的學(xué)習(xí)能迅速了解并掌握EDA技術(shù)的基本理論和工程開發(fā)實(shí)用技術(shù),為后續(xù)的深入學(xué)習(xí)和發(fā)展打下堅(jiān)實(shí)的理論與實(shí)踐基礎(chǔ)。依據(jù)高校課堂教學(xué)和實(shí)驗(yàn)操作的規(guī)律與要求,并以提高學(xué)生的實(shí)際工程設(shè)計(jì)能力和自主創(chuàng)新能力為目的,合理編排全書內(nèi)容。全書共分為7個(gè)部分:EDA技術(shù)的概述、VHDL語
本書分為三個(gè)部分:一是基于理論課知識點(diǎn)的啟發(fā)研究性實(shí)驗(yàn),二是基于拓展知識邊界的實(shí)用強(qiáng)化實(shí)驗(yàn),三是基于啟迪創(chuàng)新思維和研究興趣的綜合實(shí)驗(yàn),以提高學(xué)生的自主學(xué)習(xí)和研究性學(xué)習(xí)的能力。啟發(fā)研究性實(shí)驗(yàn)部分根據(jù)理論課知識點(diǎn),設(shè)計(jì)了基爾霍夫定律、疊加定理研究、基于運(yùn)放的電壓放大電路和RC微分積分電路四組基礎(chǔ)實(shí)驗(yàn);實(shí)用強(qiáng)化實(shí)驗(yàn)部分?jǐn)U展了源濾波器設(shè)計(jì)、波形發(fā)生器設(shè)計(jì)和電壓比較器與峰值檢測電路設(shè)計(jì)三個(gè)實(shí)用化電路的實(shí)驗(yàn);綜合實(shí)驗(yàn)部分收集編創(chuàng)了8年來翻轉(zhuǎn)課堂實(shí)驗(yàn)教學(xué)中學(xué)生實(shí)驗(yàn)成果的優(yōu)秀范例。本教材改變了傳統(tǒng)教學(xué)模式,依據(jù)
《EDA原理及VerilogHDL實(shí)現(xiàn)——從晶體管、門電路到高云FPGA的數(shù)字系統(tǒng)設(shè)計(jì)》以廣東高云半導(dǎo)體科技股份有限公司(簡稱高云半導(dǎo)體)的GW1N系列FPGA器件和高云云源軟件為設(shè)計(jì)平臺,根據(jù)“EDA原理及應(yīng)用”課程的教學(xué)要求及作者多年的教學(xué)經(jīng)驗(yàn),將本科傳統(tǒng)的“數(shù)字電子技術(shù)(數(shù)字邏輯)”課程與“復(fù)雜數(shù)字系統(tǒng)設(shè)計(jì)”課程相融合,遵循循序漸進(jìn)、由淺入深的原則,內(nèi)容涵蓋晶體管,門電路,數(shù)字邏輯理論,組合邏輯和時(shí)序邏輯電路,可編程邏輯器件工藝和結(jié)構(gòu),高云云源軟件的下載、安裝和設(shè)計(jì)流程,VerilogHD
EDA是當(dāng)今世界上先進(jìn)的電子電路設(shè)計(jì)技術(shù),廣泛應(yīng)用于通信、工業(yè)自動(dòng)化、智能儀表、圖像處理和計(jì)算機(jī)等領(lǐng)域,它是電子工程師必須掌握的技術(shù)之一。本書注重基礎(chǔ)知識講解、由淺入深,既有關(guān)于EDA技術(shù)、大規(guī)?删幊踢壿嬈骷蚔HDL的系統(tǒng)介紹,又有豐富的設(shè)計(jì)應(yīng)用實(shí)例,便于學(xué)生消化和理解。全書共7章,包括:緒論、可編程邏輯器件、QuartusⅡ軟件安裝及使用、VHDL入門基礎(chǔ)、VHDL的語句、有限狀態(tài)機(jī)和VHDL設(shè)計(jì)實(shí)例。本書可作為高等院校電子類、通信類及計(jì)算機(jī)類等相關(guān)專業(yè)二年級及以上學(xué)生的教材,也可作為電子
本書從電路設(shè)計(jì)能力形成的自然規(guī)律出發(fā),按照工程教育認(rèn)證的要求,結(jié)合從事電路設(shè)計(jì)必須具備的能力,通過具體的典型案例的設(shè)計(jì)過程介紹電路設(shè)計(jì)。本書首先從電路設(shè)計(jì)中必須具備的電路基本概念、電路設(shè)計(jì)必須熟悉的電子元器件入手,然后通過不同的仿真軟件繪制經(jīng)典單元電路原理圖并進(jìn)行仿真分析,通過不同難度的經(jīng)典工程案例的電路原理圖及PCB設(shè)計(jì),完成對學(xué)生電路設(shè)計(jì)能力的培養(yǎng),在每個(gè)項(xiàng)目設(shè)計(jì)中還設(shè)計(jì)了能力形成的觀察點(diǎn),作為學(xué)生能力形成性評價(jià)依據(jù)。根據(jù)電路設(shè)計(jì)工程師在電路設(shè)計(jì)過程中需掌握的常用軟件和設(shè)計(jì)方法,本書運(yùn)用具體