定 價:43.8 元
叢書名:一流本科專業(yè)一流本科課程建設(shè)系列教材
- 作者:姜春玲 田中俊 崔祥霞
- 出版時間:2023/2/1
- ISBN:9787111717935
- 出 版 社:機(jī)械工業(yè)出版社
- 中圖法分類:TN79
- 頁碼:234
- 紙張:
- 版次:
- 開本:16
本書按照教育部數(shù)字電子技術(shù)基礎(chǔ)課程教學(xué)基本要求,基于優(yōu)質(zhì)的線上課程,建設(shè)了豐富的學(xué)習(xí)資源,是一本互聯(lián)網(wǎng)+新形態(tài)一體化教材。
全書共9章,包括邏輯代數(shù)的基本知識、組合邏輯電路的實(shí)現(xiàn)、常用組合邏輯器件、時序邏輯電路的實(shí)現(xiàn)、常用時序邏輯器件、脈沖波形的產(chǎn)生和整形電路、數(shù)/模和模/數(shù)轉(zhuǎn)換、半導(dǎo)體存儲器與可編程邏輯器件、綜合項(xiàng)目設(shè)計。每章均配有思維導(dǎo)圖、項(xiàng)目研究、仿真電路、拓展鏈接等。
本書可作為應(yīng)用型本科院校電子信息、自動化、計算機(jī)、電氣等相關(guān)專業(yè)的基礎(chǔ)課教材,也可作為相關(guān)專業(yè)學(xué)生的自學(xué)參考書和培訓(xùn)教材。
本書配有電子課件、習(xí)題答案等教學(xué)資源,歡迎選用本書作為教材的教師登錄www.cmpedu.com注冊后下載。
前言
緒論1
第1章邏輯代數(shù)的基本知識4
內(nèi)容及目標(biāo)4
項(xiàng)目研究:樓梯燈控制電路的設(shè)計5
知識鏈接5
1.1數(shù)制與碼制5
1.1.1數(shù)制5
1.1.2數(shù)制間的轉(zhuǎn)換7
1.1.3二進(jìn)制算術(shù)運(yùn)算8
1.1.4碼制9
自測題12
1.2邏輯代數(shù)及其表示13
1.2.1邏輯運(yùn)算13
1.2.2邏輯代數(shù)的基本公式與定理16
1.2.3邏輯函數(shù)的描述18
自測題22
1.3邏輯函數(shù)的化簡23
1.3.1公式化簡法23
1.3.2卡諾圖化簡法25
自測題29
項(xiàng)目實(shí)現(xiàn)29
仿真電路:Multisim仿真實(shí)現(xiàn)邏輯函數(shù)
的化簡和轉(zhuǎn)換30
本章小結(jié)32
思考與練習(xí)33
拓展鏈接:易經(jīng)八卦與二進(jìn)制——中國
古代智慧35
第2章組合邏輯電路的實(shí)現(xiàn)37
內(nèi)容及目標(biāo)37
項(xiàng)目研究:三人表決電路的設(shè)計38
知識鏈接38
2.1初識邏輯電路38
2.1.1概述38
2.1.2二極管門電路39
自測題40
2.2TTL門電路41
2.2.1TTL反相器41
2.2.2其他類型的TTL門電路46
2.2.3特殊的TTL門電路49
2.2.4TTL門電路的選型及正確使用51
自測題53
2.3CMOS門電路53
2.3.1CMOS反相器54
2.3.2其他類型的CMOS門電路55
2.3.3特殊的CMOS門電路56
2.3.4CMOS門電路的選型及正確
使用57
2.3.5門電路的接口技術(shù)59
自測題61
2.4組合邏輯電路的分析和設(shè)計61
2.4.1組合邏輯電路的分析61
2.4.2組合邏輯電路的設(shè)計63
2.4.3組合邏輯電路的競爭與冒險64
自測題66
項(xiàng)目實(shí)現(xiàn)66
仿真電路:Multisim仿真實(shí)現(xiàn)三人表決
電路67
本章小結(jié)69
思考與練習(xí)70
拓展鏈接:領(lǐng)先世界的科技——創(chuàng)新中國72
第3章常用組合邏輯器件74
內(nèi)容及目標(biāo)74
項(xiàng)目研究:病房呼叫器的設(shè)計74
知識鏈接75
3.1編碼器75
3.1.1普通編碼器75
3.1.2優(yōu)先編碼器76
自測題79
3.2譯碼器79
3.2.1二進(jìn)制譯碼器79
3.2.2二十進(jìn)制譯碼器83
3.2.3顯示譯碼器84
自測題87
3.3數(shù)據(jù)分配器和數(shù)據(jù)選擇器87
3.3.1數(shù)據(jù)分配器88
3.3.2數(shù)據(jù)選擇器88
自測題93
3.4加法器與數(shù)值比較器94
3.4.1加法器94
3.4.2數(shù)值比較器96
自測題99
項(xiàng)目實(shí)現(xiàn)99
仿真電路:病房呼叫器Multisim仿真100
本章小結(jié)100
思考與練習(xí)101
拓展鏈接:硬件描述語言VHDL設(shè)計組合
邏輯電路102
第4章時序邏輯電路的實(shí)現(xiàn)104
內(nèi)容及目標(biāo)104
項(xiàng)目研究:四路搶答器的設(shè)計105
知識鏈接105
4.1觸發(fā)器的電路結(jié)構(gòu)特點(diǎn)105
4.1.1基本RS觸發(fā)器(RS鎖存
器)106
4.1.2同步觸發(fā)器(電平觸發(fā)的
觸發(fā)器)108
4.1.3主從結(jié)構(gòu)觸發(fā)器(脈沖觸發(fā)的
觸發(fā)器)110
4.1.4邊沿觸發(fā)器114
自測題115
4.2觸發(fā)器邏輯功能116
4.2.1RS觸發(fā)器116
4.2.2JK觸發(fā)器117
4.2.3D觸發(fā)器117
4.2.4T觸發(fā)器117
4.2.5不同邏輯功能觸發(fā)器
之間的轉(zhuǎn)換118
自測題120
4.3時序邏輯電路的分析和設(shè)計120
4.3.1時序邏輯電路介紹120
4.3.2同步時序邏輯電路的分析122
4.3.3同步時序邏輯電路的設(shè)計124
自測題126
項(xiàng)目實(shí)現(xiàn)126
仿真電路:四路搶答器Multisim仿真127
本章小結(jié)127
思考與練習(xí)128
拓展鏈接:北斗衛(wèi)星強(qiáng)中國“心”
——銣原子鐘130
第5章常用時序邏輯器件131
內(nèi)容及目標(biāo)131
項(xiàng)目研究:60s計數(shù)器的設(shè)計實(shí)現(xiàn)131
知識鏈接132
5.1二進(jìn)制計數(shù)器132
5.1.1計數(shù)器132
5.1.2同步二進(jìn)制計數(shù)器132
5.1.3異步二進(jìn)制計數(shù)器135
自測題136
5.2集成計數(shù)器136
5.2.1集成同步計數(shù)器137
5.2.2集成異步計數(shù)器139
自測題140
5.3任意進(jìn)制計數(shù)器的實(shí)現(xiàn)141
5.3.1一片集成計數(shù)器實(shí)現(xiàn)任意
進(jìn)制計數(shù)器141
5.3.2多片集成計數(shù)器實(shí)現(xiàn)任意
進(jìn)制計數(shù)器147
自測題150
5.4寄存器150
5.4.1數(shù)碼寄存器150
5.4.2移位寄存器151
自測題156
項(xiàng)目實(shí)現(xiàn)157
仿真電路:60s計數(shù)器Multisim仿真157
本章小結(jié)158
思考與練習(xí)158
拓展鏈接:硬件描述語言VHDL設(shè)計時序
邏輯電路160
第6章脈沖波形的產(chǎn)生和整形電路162
內(nèi)容及目標(biāo)162
項(xiàng)目研究:叮咚電子門鈴的設(shè)計163
知識鏈接163
6.1概述163
6.1.1脈沖波形163
6.1.2555定時器164
自測題165
6.2施密特觸發(fā)器166
6.2.1施密特觸發(fā)器介紹166
6.2.2555定時器構(gòu)成的施密特
觸發(fā)器166
6.2.3門電路構(gòu)成的施密特觸發(fā)器168
6.2.4施密特觸發(fā)器的應(yīng)用168
自測題169
6.3單穩(wěn)態(tài)觸發(fā)器169
6.3.1單穩(wěn)態(tài)觸發(fā)器的特點(diǎn)170
6.3.2555定時器構(gòu)成的單穩(wěn)態(tài)
觸發(fā)器170
6.3.3門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器172
6.3.4單穩(wěn)態(tài)觸發(fā)器的應(yīng)用176
自測題177
6.4多諧振蕩器177
6.4.1多諧振蕩器的特點(diǎn)177
6.4.2555定時器構(gòu)成的多諧振蕩器177
6.4.3門電路構(gòu)成的多諧振蕩器179
6.4.4多諧振蕩器的應(yīng)用180
自測題180
項(xiàng)目實(shí)現(xiàn)181
仿真電路:叮咚電子門鈴Multisim仿真181
本章小結(jié)183
思考與練習(xí)183
拓展鏈接:中國超級計算機(jī)185
第7章數(shù)/模和模/數(shù)轉(zhuǎn)換186
內(nèi)容及目標(biāo)186
項(xiàng)目研究:鋸齒波產(chǎn)生電路的設(shè)計187
知識鏈接187
7.1數(shù)/模轉(zhuǎn)換器(DAC)187
7.1.1D/A轉(zhuǎn)換原理及電路組成188
7.1.2常用的D/A轉(zhuǎn)換方式189
7.1.3DAC的主要技術(shù)參數(shù)192
7.1.4常用DAC器件及其應(yīng)用192
自測題195
7.2模/數(shù)轉(zhuǎn)換器(ADC)196
7.2.1A/D轉(zhuǎn)換的一般過程196
7.2.2常用的A/D轉(zhuǎn)換方式198
7.2.3ADC的主要技術(shù)參數(shù)201
7.2.4常用ADC器件及其應(yīng)用202
自測題203
項(xiàng)目實(shí)現(xiàn)204
仿真電路:鋸齒波產(chǎn)生電路Multisim仿真204
本章小結(jié)205
思考與練習(xí)205
拓展鏈接:“天問一號”火星探測器206
第8章半導(dǎo)體存儲器與可編程邏輯
器件208內(nèi)容及目標(biāo)208
知識鏈接208
8.1半導(dǎo)體存儲器209
8.1.1只讀存儲器(ROM)209
8.1.2隨機(jī)存儲器(RAM)212
8.1.3存儲容量的擴(kuò)展213
自測題215
8.2可編程邏輯器件215
8.2.1可編程邏輯器件分類及表示215
8.2.2現(xiàn)場可編程門陣列217
自測題218
本章小結(jié)218
思考與練習(xí)219
拓展鏈接:科技賦能,讓冬奧更精彩220
第9章綜合項(xiàng)目設(shè)計222
內(nèi)容及目標(biāo)222
知識鏈接223
9.1電子電路設(shè)計的一般方法與步驟223
9.2數(shù)字電子鐘的設(shè)計與實(shí)現(xiàn)224
9.2.1項(xiàng)目設(shè)計目標(biāo)及要求224
9.2.2確定總體方案224
9.2.3設(shè)計單元電路224
9.2.4總體電路圖227
9.3八路智力搶答器的設(shè)計與實(shí)現(xiàn)228
9.3.1項(xiàng)目設(shè)計目標(biāo)及要求228
9.3.2確定總體方案228
9.3.3設(shè)計單元電路228
9.3.4整機(jī)電路233
參考文獻(xiàn)234